Каскадный сумматор — различия между версиями

Материал из Викиконспекты
Перейти к: навигация, поиск
Строка 2: Строка 2:
 
'''Каскадный сумматор''' - цифровая схема, осуществляющая двоичное сложение бит за битом.
 
'''Каскадный сумматор''' - цифровая схема, осуществляющая двоичное сложение бит за битом.
  
На вход подаются три бита.
+
 
Глубина элемента бла бла бла .  
+
При сложении двух чисел в i-том разряде складываются a[i],b[i] и входной бит переноса (carry-in bit) c[i]. Младший разряд суммы записывается в i-й разряд ответа (s[i]), а старший становится выходным битом переноса (carry-out bit) c[i+1] и используется при сложении в следующем разряде.
Ссылки на статьи  полный сумматор и двоичный каскадный сумматор. бла бла бла
+
 
 +
 
 
Найти картинку запилить бла бла бла и вообще главное начать.
 
Найти картинку запилить бла бла бла и вообще главное начать.
 +
  
 
== См. также ==
 
== См. также ==

Версия 05:32, 15 октября 2010

Каскадный сумматор

Каскадный сумматор - цифровая схема, осуществляющая двоичное сложение бит за битом.


При сложении двух чисел в i-том разряде складываются a[i],b[i] и входной бит переноса (carry-in bit) c[i]. Младший разряд суммы записывается в i-й разряд ответа (s[i]), а старший становится выходным битом переноса (carry-out bit) c[i+1] и используется при сложении в следующем разряде.


Найти картинку запилить бла бла бла и вообще главное начать.


См. также

Сумматор

Двоичный каскадный сумматор